# Cómo crear tu propias señales DDS para FPGA con Python

Creador: David Rubio G.

Entrada: <a href="https://soceame.wordpress.com/2024/11/20/como-crear-tu-propias-senales-dds-para-fpga-con-python/">https://soceame.wordpress.com/2024/11/20/como-crear-tu-propias-senales-dds-para-fpga-con-python/</a>

Blog: <a href="https://soceame.wordpress.com/">https://soceame.wordpress.com/</a>

GitHub: <a href="https://github.com/DRubioG">https://github.com/DRubioG</a>

Fecha última modificación: 23/02/2025

Esta entrada va a ser puramente práctica, en ella te voy a enseñar mediante dos ejemplos a crear tus propias DDS para FPGA utilizando Python.

Esta entrada van a ser dos ejemplos de DDS con explicación. El primero es el más recurrente, te voy a explicar cómo generar un seno en una FPGA, y en el segundo te voy a explicar cómo utilizar un DDS para hacer operaciones, en este ejemplo te explicaré como hacer una raíz cuadrada en una FPGA.

A partir de los ejemplos y de los conceptos anteriores se puede reconstruir cualquier señal en una FPGA gracias a Python.

Además, esto es solo una herramienta, el buen ingeniero de FPGAs construye cosas utilizando sus conocimientos y las herramientas que tiene a su disposición, y Python es una de ellas y totalmente gratuita.

Antes de empezar se requiere de tener instalado **Python**, cualquier versión vale, y las librerías **numpy** (para operaciones) [instalación: pip install numpy] y **matplotlib** (para representaciones) [instalación: pip install matplotlib].

# Ejemplo Seno

El primer paso es importar las librerías con las que se va a trabajar.

```
import numpy as np
import matplotlib.pyplot as plt
```

A partir de este punto es todo técnico.

Y primer parámetro que hay que elegir es el número de muestras, y esto es muy importante, porque dependiendo del número de muestras elegidas se determina la frecuencia máxima de trabajo.

Pongo un ejemplo, si yo genero un seno con 100 muestras y la frecuencia de reloj que voy a utilizar es de 100MHz, eso significa que si cada ciclo de reloj emito una muestra, la frecuencia máxima del seno es del 1MHz. Sin embargo si genero un seno con 10 muestras, la frecuencia máxima del seno que voy a crear es de 10MHz.

Para generar las muestras se utiliza la función *linspace* de Python, en la que le decimos desde que punto partimos, hasta donde vamos y el número de muestras. El punto del que partimos es el 0, el punto al que vamos es un periodo de una señal seno (2\*pi) menos 1 y el número de muestras que queremos.

```
N = 100
t = np.linspace(0, 2*np.pi-(2*np.pi/N), N)
```

Un seno de 100 muestras se ve así



Una vez tenemos las muestras, generamos la señal seno. Para ello es importante tener en cuenta que la señal seno que genera la función *sin* de numpy es una señal de [+1, -1]. Por lo que a menos que queramos trabajar con datos negativos en complemento a dos. Lo mejor es modificar la señal.

Para ello tenemos que dividir la señal a la mitad, para que quede en un rango de [+0.5, -0.5].



Y sumarle la mitad, para que quede en un rango de [+1, 0]



El código necesario para generar esto es el siguiente

$$x = np.sin(t)*(1/2) + (1/2)$$

Entonces, ya tenemos la señal. Ahora toca cuantificarla, eso significa darle valores digitales a una señal continua.

Para ello tenemos que entender que el rango de valores sobre el que se va a cuantificar va de 0 a 2<sup>N</sup>\_bits -1.

De tal manera que si se quiere cuantificar la señal seno en 8 bits, el rango sobre el que se va a cuantificar es [0, 255].

Entonces, y aquí viene el truco, como la señal de referencia que estamos usando va de 0 a 1, solo sería necesario multiplicar la señal seno por 2^N\_bits -1, y truncar/redondear para que todos los datos queden como enteros.

El truncamiento es necesario porque Python considera los valores como números decimales.

[227.5, 135.50579123998747, 143.4799872794488, 151.391117098799, 159.207306013519, 166.8996667828058, 174.43588040729644, 181.78685967454078, 188.9235934470647, 195.81791635982205, 202.44261966728058, 235.21518105015693, 239.22910170559263, 242.8054491894175, 246.84650195075206, 248.759705827, 252.74162444799783, 253.99462541759593, 254.748697846067, 255.0, 254.74849787468642, 255.39946254175959, 252.7416244679978, 259.94945304390847, 252.7416244679978, 239.249187055926, 248.7597058276321, 246.04667828058, 225.74618494787468642, 255.9946274175959, 252.7416244679878, 259.94945304390847, 248.7597058276321, 246.04667828058, 225.74618494787468642, 255.9946274175959, 252.7416244679878, 259.94945304390847, 248.7597058276321, 246.04667828058, 225.746184947878, 181.759682767978, 208.747568927979, 208.442619667729036, 195.8179165982205, 188.9235934479687, 181.7868596745678, 174.4588806472964, 196.8996678280575, 159.20796601519, 151.391176606799, 143.47997277944878, 181.75970727998742, 127.49999999999999, 119.49458076001254, 111.52001272055121, 103.60808239032809, 95.79203938048098, 88.19033321719418, 80.56411953270351, 73.21314032545324, 66.6764055283129, ...]

Al truncar queda así.

```
[127, 135, 143, 151, 159, 166, 174, 181, 188, 195, 202, 208, 214, 220, 225, 230, 235, 239, 242, 246, 248, 250, 252, 253, 254, 255, 254, 253, 252, 250, 248, 246, 242, 239, 235, 230, 225, 220, 214, 208, 282, 195, 188, 181, 174, 166, 159, 151, 143, 135, 127, 119, 111, 103, 95, 88, 80, 73, 66, 59, 52, 46, 40, 34, 29, 24, 19, 15, 12, 8, 6, 4, 2, 1, 0, 0, 0, 1, 2, 4, 6, 8, 12, 15, 19, 24, 29, 34, 40, 46, 52, 59, 66, 73, 80, 88, 95, 183, 111, 119]
```

Para realizar esta operación, se utiliza el siguiente código

```
N_bits = 8
x_dig = [int(i*(2**N_bits-1)) for i in x]
```

Entonces, ahora tenemos un array de números enteros que conforman un seno, pero a VHDL o Verilog esto no le convence. Entonces, hay que convertir los números o a binario o a hexadecimal.

**NOTA**: si vas a trabajar en VHDL, utiliza código binario, porque la representación en código hexadecimal (x»..») solo está reserva a múltiplos de 4 bits, como 4, 8, 12, 16, etc. Entonces, si quieres un seno de 7 bits, no puedes representarlo en hexadecimal.

Para convertir a hexadecimal solo se necesita utilizar la función *hex*.

```
N_bits = 8
x_dig = [hex(int(i*(2**N_bits-1))) for i in x]
```

Y genera un hexadecimal tal que así.

```
['0x7f', '0x8f', '0x8f', '0x97', '0x9f', '0x9f', '0x6e', '0xbe', '0xbc', '0xca', '0xca', '0xd0', '0xd6', '0xdc', '0xef', '0xef', '0xef', '0xef', '0xf6', '0xf6
```

Y para convertirlo a código binario, se utiliza la función bin.

```
N_bits = 8
x_dig = [bin(int(i*(2**N_bits-1))) for i in x]
```

Y genera un código binario así.

```
['ebi111111', 'ebi0808111', '0b1080111', '0b1001111', 'ebi001111', 'ebi01111', 'ebi01111', 'ebi01111', 'ebi01111', 'ebi01111', 'ebi111110', 'ebi111110', 'ebi111001', 'ebi110011', 'ebi110011', 'ebi111110', 'ebi111100', 'ebi111100', 'ebi111100', 'ebi11110', 'ebi111111', 'ebi11011', 'ebi11111', 'ebi110111', 'ebi110111', 'ebi110011', 'ebi110111', 'ebi11011', 'ebi110111', 'ebi110111', 'ebi11011', 'ebi110111', 'ebi11011', 'ebi11111', 'ebi11011', 'ebi11111', 'ebi11011', 'ebi11111', 'ebi11011', 'ebi11111', 'ebi11011', 'ebi11011', 'ebi1111', 'ebi11111', 'ebi11111', 'ebi1111', 'ebi11111', 'ebi111111', 'ebi11111', 'ebi11111', 'ebi11111', 'ebi11111', 'ebi11111', 'ebi11111', 'ebi11111', 'ebi11111', 'ebi111111', 'ebi11111', 'ebi1111', 'ebi11111', 'ebi11111', 'ebi1111', 'ebi11111', 'ebi11111', 'ebi11111', 'ebi11111', 'ebi11111', 'ebi11111', 'ebi11111', 'ebi1111', 'ebi11111', 'ebi11111', 'ebi1111', 'ebi1111', 'ebi11111', 'ebi1111', 'ebi1111', 'ebi11111', 'ebi11111', 'ebi11111', 'ebi111111', '
```

Es importante darse cuenta que los valores tanto en binario como en hexadecimal no están completos, eso significa que el formato que entrega Python está sesgado porque hay eliminado los 0s de la izquierda. Por lo que antes de pasarle los datos al sintetizador de la FPGA, se requiere de adaptarlos.

Entonces, el dato antes de pasarse a VHDL, tiene que ser homogéneo a 8 bits.

```
"11110010"
"11110110"
"11111000"
"11111010"
"11111100"
"11111101"
"11111110"
"11111111"
"11111110"
"11111101"
"11111100"
"11111010"
"11111000"
"11110110"
"11110010"
"11101111"
"11101011"
"11100110"
"11100001"
"11011100"
"11010110"
"11010000"
"11001010"
"11000011"
"10111100"
"10110101"
"10101110"
"10100110"
"10011111"
"10010111"
"10001111"
"10000111"
"01111111"
```

parecido a esto per a generar el mentació Una posible solución es algo parecido a esto para arreglarlo, se puede hacer tan potente como uno quiera, además, se puede llegar a generar el fichero en VHDL o Verilog directamente desde Python, lo que facilita mucho la reimplementación o la actualización de los datos.

```
for dato in x_dig:
   dato_aux = dato[2:]
   dato_cero = ""
    for j in range(N_bits-len(dato_aux)):
        dato_cero += "0"
   dato_final = dato_cero + dato_aux
   print("\"" + dato_final + "\",")
```

El código completo:

```
t = np.linspace(0, 2*np.pi-(2*np.pi/N), N)
```

```
x = np.sin(t)*(1/2) + (1/2)
N_bits = 8
x_dig = [bin(int(i*(2**N_bits-1))) for i in x]
for dato in x_dig:
    dato_aux = dato[2:]
    dato_cero = ""
    for j in range(N_bits-len(dato_aux)):
        dato_cero += "0"
    dato_final = dato_cero + dato_aux
    print("\"" + dato_final + "\",")
```

as meter a el type. Ahora lo que hacemos es coger las muestras generadas en Python y se las metemos en un fichero VHDL. Para hacerlo se tiene que utilizar un *array*, para ello se utiliza el *type*.

```
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;
entity test seno is
     generic(
          N_SAMPLES : integer := 100;
          N_BITS : integer := 8
          clk : in std_logic;
          rst_n : in std_logic;
          sine_out : out std_logic_vector(N_BITS-1 downto 0)
end test seno:
architecture Behavioral of test_seno is
type seno_type is array (0 to N_SAMPLES-1) of std_logic_vector(N_BITS-1 downto 0);
constant seno : seno_type := ("01111111", "10000111", "10001111", "10010111", "10101111", "10100110", "1011010", "10110101", "11000011", "11001010", "11010000", "11010110", "11110000", "11110010", "111101111", "11110111", "111101010", "11110110", "11110100",
                                                                                              "11010000",
"11110010",
                                                                 "1100011",
"11000011",
                                   "11111010",
                                                  "11111100",
                                                                 "11111101",
                                                                                "11111110",
                                                                                               "11111111",
                                                                                                              "11111110",
                                                                                                                             "11111101"
                                   "11111100",
"11100110",
"10111100",
                                                                                               "11110010",
"11010000",
"10011111",
                                                  "11111010",
                                                                 "11111000",
                                                                                "11110110"
                                                                                                              "11101111"
                                                                                                                             "11101011"
                                                  "11100001",
                                                                 "11011100",
"10101110",
                                                                                "11010110"
                                                                                                                             "11000011"
                                                                                                              "11001010"
                                                  "10110101"
                                                                                "10100110"
                                                                                                              "10010111"
                                                                                                                             "10001111"
                                   "10000111",
                                                  "01111111"
                                                                 "01110111",
                                                                                "01101111"
                                                                                               "01100111"
                                                                                                              "01011111"
                                                                                                                             "01011000"
                                   "01010000",
"00100010",
"00000110",
                                                                                               "00110100",
"00001111",
                                                  "01001001"
                                                                 "01000010"
                                                                                                              "00101110"
                                                                                                                             "00101000"
                                                                                "00111011"
                                                  "00011101"
                                                                 "00011000"
                                                                                "00010011"
                                                                                                              "00001100"
                                                                                                                             "00001000"
                                                  "00000100"
                                                                 "00000010",
                                                                                "00000001"
                                                                                               "00000000",
                                                                                                              "00000000"
                                                                                                                             "00000000"
                                   "00000001"
                                                  "00000010",
                                                                 "00000100",
                                                                                "00000110",
                                                                                               "00001000",
                                                                                                              "00001100",
                                                                                                                             "00001111"
                                                  "00011000",
                                                                                               "00101000",
                                   "00010011",
                                                                 "00011101",
                                                                                "00100010",
                                                                                                              "00101110",
                                                                                                                             "00110100"
                                   "00111011"
                                                  "01000010"
                                                                 "01001001",
                                                                                "01010000",
                                                                                               "01011000",
                                                                                                              "01011111",
                                                                                                                             "01100111"
                                   "01101111",
                                                  "01110111");
signal cont : integer range 0 to N_SAMPLES-1;
begin
     sine_out <= seno(cont);
     process(clk, rst_n)
     begin
          if rst_n = '0' then
               cont <= 0;
          elsif rising_edge(clk) then
if cont = N_SAMPLES-1 then
                    cont <= 0;
                    cont <= cont+1;
               end if;
          end if:
     end process;
end Behavioral;
```

Lo único que se necesitaría es de un reloj que incremente las cuentas del seno. Si se simula, se puede ver que la señal generada es la señal seno que se busca.



Si lo que se quiere es que la señal seno se pueda modificar por la fase, lo único que se tiene es que atacar el índice que genera el seno.

Bien, una forma de atacar este seno es generar un seno múltiplo de 360 muestras, lo que hace que cada ciclo de reloj se incremente 1º o multiplo de 1º, por lo que se puede manejar mejor la fase.

A raíz de cómo se genera esta señal se puede generar cualquier otra señal periódica (o no periódica, como explico en el siguiente ejemplo).

# Ejemplo Raíz Cuadrada

En el ejemplo anterior se ha generado una señal seno, pues generar una raíz cuadrada es exactamente igual, solo hay que atacar el índice de la raíz cuadrada.

Para entenderlo más fácil, esta es la curva de una raíz cuadrada para 100 valores.



Bien, pues lo único que habría que hacer es digitalizar esta señal y hacer como en la señal seno del ejemplo anterior.



Es importante tener cuenta en este ejemplo que hay que acotar las muestras al número de bits deseado, debido a que el número de bits puede resultar menor que el del valor que se quiere calcular.

Para ello hay que ajustar las muestras a los valores deseados. Para ello se divide la lista entre el valor más elevado.

# x = np.sqrt(t)/max(np.sqrt(t))

Con esto se genera una array de valores que van del 0 hasta el 1

```
array([0.
                 , 0.10050378, 0.14213381, 0.17407766, 0.20100756,
      0.22473329, 0.24618298, 0.26590801, 0.28426762, 0.30151134,
      0.31782086, 0.33333333, 0.34815531, 0.36237154, 0.37605072,
      0.38924947, 0.40201513, 0.41438771, 0.42640143, 0.43808583,
      0.44946657, 0.46056619, 0.47140452, 0.4819992 , 0.49236596,
      0.50251891, 0.51247074, 0.52223297, 0.53181602, 0.54122943,
      0.55048188, 0.55958137, 0.56853524, 0.57735027, 0.58603272,
      0.59458839, 0.60302269, 0.61134064, 0.61954692, 0.62764591,
      0.63564173, 0.6435382 , 0.65133895, 0.65904737, 0.66666667,
      0.67419986, 0.68164981, 0.68901921, 0.69631062, 0.70352647,
      0.71066905, 0.71774056, 0.72474308, 0.73167857, 0.73854895,
      0.74535599, 0.75210143, 0.75878691, 0.765414 , 0.77198419,
      0.77849894, 0.78495963, 0.79136757, 0.79772404, 0.80403025,
      0.81028739, 0.81649658, 0.82265891, 0.82877541, 0.83484711,
      0.84087497, 0.84685992, 0.85280287, 0.85870469, 0.86456622,
      0.87038828, 0.87617165, 0.8819171 , 0.88762536, 0.89329715,
      0.89893315, 0.90453403, 0.91010045, 0.91563303, 0.92113237,
      0.95346259, 0.95874497, 0.96399841, 0.96922337, 0.97442031,
      0.97958969, 0.98473193, 0.98984745, 0.99493668, 1.
```

Ahora estos valores se digitalizan como se hizo con el seno.

```
['0b0', '0b1001', '0b1000', '0b10100', '0b10100', '0b10100', '0b10100', '0b101100', '0b10000', '0b101100', '0b10000', '0b101100', '0b100000', '0b100100', '0b101100', '0b100000', '0b1000000', '0b100000', '0b1000000', '0b100000', '0b1000000', '0b100000', '0b1000000', '0b100000', '0b1000000', '0b100000', '0b1000000', '0b100000', '0b100000', '0b100000', '0b100000', '0b100000', '0b1
```

El código utilizado es el siguiente:

```
N = 100
t = np.linspace(0, 99, N)

x = np.sqrt(t)/max(np.sqrt(t))

N_bits = 8
x_dig = [bin(int(i*(2**N_bits-1))) for i in x]

for dato in x_dig:
    dato_aux = dato[2:]
    dato_cero = ""
    for j in range(N_bits-len(dato_aux)):
        dato_cero += "0"
    dato_final = dato_cero + dato_aux
    print("\"" + dato_final + "\",")
```

Estas muestras se transforman a código binario y se introducen en un fichero VHDL como en el ejemplo del seno.

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;
entity test_sqrt is
    generic(
    N_SAMPLES : integer := 100;
        N_BITS : integer
    );
Port (
    clk : in std_logic;
    cot n : in std_logi
    c+4 logi
        rst_n : in std_logic;
index : in std_logic_vector(6 downto 0);
sqrt_out : out std_logic_vector(N_BITS-1 downto 0)
);
end test_sqrt;
architecture Behavioral of test_sqrt is
type sqrt_type is array (0 to N_SAMPLES-1) of std_logic_vector(N_BITS-1 downto 0);
signal index aux : std logic vector(index'range);
begin
    index_aux <= index when to_integer(unsigned(index)) < N_SAMPLES-1 else
                  (others=>'0');
    sqrt_out <= sqrt(to_integer(unsigned(index_aux)));</pre>
end Behavioral;
```

Y lo único que habría que hacer, es en vez de generar un contador interno, meter un puerto de entrada que sea el valor que se desea calcular la raíz cuadrada, y ya se tendría el valor.

**NOTA**: Es importante tener en cuenta que es recomendable meter un sistema que garantice que el índice no exceda el límite del número de muestras.

Si decidimos representar la señal de la raíz cuadrada vemos que tiene la misma curva que la señal generada en Python.



Al igual que se ha generado una raíz cuadrada se puede generar un logaritmo, una exponencial o incluso una derivada. Y lo mejor es que se pueden empalmar operaciones para hacer cálculos más complejos.

### **Nota Final**

Como se ha podido ver en toda esta entrada, generar una señal DDS propia no es difícil y que además tiene multitud de usos si la sabes generar.

Bien, pues si a todo esto le sumas la utilización de un sistema de coma fija (que lo único que hay que hacer es multiplicar el número entero cuantificación) puedes disparar la capacidad de generación de señales hasta límites insospechados.

With Sills oceanne mort dipress. Conni Si la puedes generar en Python, se puede generar en una FPGA.